加入赛迪

Images



模拟电路设计工程师
一、岗位职责:
1. 模拟IC电路设计,包括电源管理芯片,及SerDes-PHY相关电路模块的设计;
2. 根据指标进行电路方案选择,并完成电路设计和仿真验证;
3. 熟悉版图基本技巧,指导配合layout人员实现版图;
4. 撰写电路设计文档,仿真报告等;
5. 协助测试工程师进行芯片测试 ;

二、任职要求:
1. 硕士及以上学历,微电子、集成电路等相关专业。有2年模拟电路设计经验;
2. 扎实的模拟集成电路知识和良好的、Hspice、AMS等EDA工具;
5. 具有电源管理芯片、或高速接口芯片相关电路设计经验者优先;
6. 良好的英文水平,能进行英文书面沟通及听说,阅读相关英文文献;
7. 良好的沟通能力和团队合作精神,做事认真踏实,学习主动性强。


ASIC设计验证工程师职位描述:

    在迅速扩充的硬件开发团队中担任ASIC设计/验证工程师的职位。作为设计验证团队的成员,您将负责 USB-C/PD (Power Delivery) ASIC SOC芯片设计及验证,使之符合预期的功能和性能规范。

个人特点 :出色的人际交往,沟通和写作能力。能够提供清晰合理的演示文稿和文档。拥有开放的心态。在团队环境中与他人良好合作。在有限的监督下进行工作。具有任务计划意识,并按时完成任务。

岗位职责:设计和开发用于ARM Cortex-M Core SOC的Block Verilog RTL代码,并确保正确的功能。

设计审查,在组内及组间进行技术演示。完成USB Power Delivery (USB-PD) SoC的模块或芯片顶层的设计验证。与其他团队成员协作,定义验证方法和测试计划。建立用于SoC模块和芯片顶层验证的自检测试平台。生成定向和随机测试用例,编写回归脚本,并报告代码和功能范围。进行根因溯源(TB,HW或SW问题),并解决问题。门电路级仿真,并在测试平台环境中复现Silicon / FPGA错误。协助后端同事关于网表综合和交付,满足时序、面积和功耗的要求。协助物理设计团队进行平面布置和时序收敛。

要求:拥有ASIC前端设计与验证相关的课程或者行业的工作经验,熟悉verilog语言。熟悉前端EDA工具和流程。在System Verilog和高级验证技术方面具有工作经验优先:受约束的随机验证,代码/功能/断言覆盖范围。具有集成验证IP和HW / SW协同仿真的经验者优先。了解基于ARM的SoC架构和系统总线(AHB,APB)。具有标准SoC接口(I2C,UART,SPI,SPW等)和高速IO协议(PCIe,USB,DDR)的知识为佳。USB PD设计经验优先。拥有完整的ASIC设计周期的经验优先:了解规格要求,RTL,设计验证,布局规划,综合,时序收敛,功耗规划,回片验证。具备C,Python和Shell脚本编程技能。良好的调试技能,并且在VCS / Verdi或类似工具集方面有丰富经验。

教育背景:电子工程/计算机工程/计算机科学硕士或理学学士学位履历送hr@arismicro.com